本書首先對Verilog HDL的高階語法知識進行了詳細介紹,然后基于高云半導體和西門子的云源軟件和Modelsim軟件對加法器、減法器、乘法器、除法器和浮點運算器的設計進行了綜合和仿真,最后以全球經典的無內部互鎖流水級微處理器(MIPS)指令集架構(ISA)為基礎,詳細介紹了單周期MIPS系統(tǒng)的設計、多周期MIPS系統(tǒng)的設計,以及流水線MIPS系統(tǒng)的設計,并使用高云半導體的云源軟件和GAO在線邏輯分析工具對設計進行綜合和驗證,以驗證設計的正確性。 本書共8章,主要內容包括Verilog HDL規(guī)范進階、加法器和減法器的設計和驗證、乘法器和除法器的設計和驗證、浮點運算器的設計和驗證、Codescape的下載安裝和使用指南、單周期MIPS系統(tǒng)的設計和驗證、多周期MIPS系統(tǒng)的設計和驗證,以及流水線MIPS系統(tǒng)的設計和驗證等內容。