高亞軍,電路與系統(tǒng)專業(yè)碩士,FPGA技術分享者,設計優(yōu)化、時序收斂專家,Vivado工具使用專家,Xilinx資深戰(zhàn)略應用工程師。多年來使用Xilinx FPGA實現數字信號處理算法,對Xilinx FPGA器件架構、開發(fā)工具Vivado/Vitis HLS/System Generator有著深厚的理論基礎和實戰(zhàn)經驗。主要著作:2011年出版圖書《基于FPGA的數字信號處理》2012年發(fā)布網絡視頻課程:Vivado入門與提高2015年出版圖書《基于FPGA的數字信號處理(第2版)》2016年出版圖書《Vivado從此開始》2016年發(fā)布網絡視頻課程:跟Xilinx SAE學HLS2020年出版圖書《Vivado從此開始(進階篇)》自2018年創(chuàng)建FPGA技術分享公眾號:TeacherGaoFPGAHub后,每周更新兩篇原創(chuàng)文章,累計發(fā)表原創(chuàng)文章280余篇,獲得大量粉絲的認可和贊譽。