Verilog HDL是一種國際化的硬件描述語言,目前在EDA中已經十分流行,并且成為當今硬件工程師使用的主要硬件描述語言之一。在如今的電子系統(tǒng)設計領域中,Verilog HDL已經成為廣大技術人員必須掌握的一種硬件描述語言。本書將從實際應用的角度出發(fā),全面系統(tǒng)地介紹Verilog HDL與數(shù)字電路設計的相關知識,使讀者全面掌握Verilog HDL和具體的數(shù)字電路設計方法。本書從結構上可以分4個部分:第1部分重點介紹Verilog HDL的基本語法知識;第2部分重點介紹常用數(shù)字電路設計的Verilog HDL描述;第3部分主要通過具體的實例來介紹小型和大型復雜數(shù)字電路的設計,使讀者掌握采用Verilog HDL設計實際數(shù)字電路的方法和技巧;第4部分對Verilog HDL流行的EDA開發(fā)工具進行了簡單的介紹。本書全面系統(tǒng),實用性強,既可以作為高等院校通信與電子類高年級本科生、研究生的教材或教材參考書,同時也可以作為從事各類電子系統(tǒng)設計的科研人員和硬件工程師的應用參考書。