注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書教育/教材/教輔教材高職高專教材數(shù)字電子技術

數(shù)字電子技術

數(shù)字電子技術

定 價:¥23.00

作 者: 于曉平主編
出版社: 科學出版社
叢編項: 面向21世紀高職高專電子通信系列規(guī)劃教材
標 簽: 數(shù)字電子技術

ISBN: 9787030139061 出版時間: 2004-09-01 包裝: 平裝
開本: 26cm 頁數(shù): 232 字數(shù):  

內容簡介

  《數(shù)字電子技術(第2版)》根據(jù)高職高專教學內容的基本要求,著重介紹了數(shù)字電路的新理論、新技術和新器件,對數(shù)字電路的常用集成電路做了比較詳細的介紹?!稊?shù)字電子技術(第2版)》主要內容包括:數(shù)字電路基礎、邏輯門電路、組合邏輯電路、時序邏輯電路、脈沖信號的產(chǎn)生與整形、模/數(shù)轉換和數(shù)/模轉換、半導體存儲器。書中給出了大量的例題、習題和主要習題的參考答案,便于學生自學?!稊?shù)字電子技術(第2版)》既可作為高職高專計算機專業(yè)、電子專業(yè)、信息技術專業(yè)和電氣自動化專業(yè)的教材,也可供從事電子技術的工程人員參考使用。

作者簡介

暫缺《數(shù)字電子技術》作者簡介

圖書目錄

第1章 數(shù)字電路基礎
1.1 數(shù)字電路概述
1.1.1 數(shù)字信號與數(shù)字電路
1.1.2 數(shù)字電路的特點和分類
1.2 數(shù)制與編碼
1.2.1 數(shù)制
1.2.2 不同數(shù)制間的相互轉換
1.2.3 常用編碼
1.3 邏輯代數(shù)基礎
1.3.1 邏輯代數(shù)的基本運算
1.3.2 幾種常用邏輯的運算
1.4 邏輯函數(shù)及其表示方法
1.4.1 邏輯函數(shù)
1.4.2 邏輯函數(shù)的表示方法
1.4.3 邏輯函數(shù)幾種表示方法之間的相互轉換
1.5 邏輯代數(shù)的基本公式、定律和運算規(guī)則
1.5.1 邏輯代數(shù)的基本公式
1.5.2 邏輯代數(shù)的基本規(guī)則
1.5.3 邏輯代數(shù)的常用公式
1.6 邏輯函數(shù)的公式化簡法
1.6.1 化簡的意義和最簡的標準
1.6.2 邏輯代數(shù)的公式化簡法
1.7 邏輯函數(shù)的卡諾圖化簡法-_
1.7.1 邏輯函數(shù)的最小項
1.7.2 卡諾圖化簡邏輯函數(shù)
1.7.3 具有約束項的邏輯函數(shù)的化簡
習題
第2章 邏輯門電路
2.1 半導體二極管、三極管和MOS管的開關特性
2.1.1 半導體二極管的開關特性
2.1.2 半導體三極管的開關特性
2.1.3 MOS管的開關特性
2.2 TTL集成門電路
2.2.1 TTL與非門
2.2.2 TTL集電極開路與非門
2.2.3 TTL三態(tài)門
2.2.4 TTL集成電路及其應用
2.3 CMOS集成門電路
2.3.1 CMOS與非門
2.3.2 CMOS漏極開路與非門
2.3.3 CMOS三態(tài)門
2.3.4 CMOS集成電路及其應用
習題
第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析
3.2.1 組合邏輯電路的分析步驟
3.2.2 組合邏輯電路的分析舉例
3.3 組合邏輯電路的設計
3.3.1 組合邏輯電路的設計步驟
3.3.2 組合邏輯電路的設計舉例
3.4 加法器
3.4.1 半加器和全加器
3.4.2 多位加法器
3.5 數(shù)值比較器
3.5.1 1位數(shù)值比較器
3.5.2 四位數(shù)值比較器
3.6 編碼器
3.6.1 二進制編碼器
3.6.2 優(yōu)先編碼器
3.6.3 二一十進制編碼器
3.7 譯碼器
3.7.1 二進制譯碼器
3.7.2 二一十進制譯碼器
3.7.3 ’顯示譯碼器0:
3.8 數(shù)據(jù)選擇器
3.8.1 四選一數(shù)據(jù)選擇器
3.8.2 集成數(shù)據(jù)選擇器
3.9 數(shù)據(jù)分配器
3.9.1 1路-4路數(shù)據(jù)分配器
3.9.2 集成數(shù)據(jù)分配器
3.1 0奇偶檢測電路
3.1 0.1 奇偶檢測原理
3.1 0.2 奇偶檢測電路及其應用
3.1 1用中規(guī)模集成電路設計一般組合電路
3.1 1.1 利用譯碼器設計一般組合電路
3.1 1.2 利用數(shù)據(jù)選擇器設計一般組合電路
3.1 1.3 利用四位全加器設計一般組合電路
3.1 2組合電路中的競爭冒險
3.1 2.1 競爭冒險的產(chǎn)生原因
3.1 2.2 競爭冒險的判斷與識別
3.1 2.3 消除競爭冒險的方法
習題
第4章 觸發(fā)器
4.1 概述
4.2 基本RS觸發(fā)器
4.2.1 用與非門組成的基本RS觸發(fā)器
4.2.2 用或非門組成的基本RS觸發(fā)器
4.3 同步觸發(fā)器?t
4.3.1 同步RS觸發(fā)器
4.3.2 同步D觸發(fā)器
4.4 主從觸發(fā)器
4.4.1 主從RS觸發(fā)器
4.4.2 主從JK觸發(fā)器
4.5 邊沿觸發(fā)器
4.5.1 邊沿JK觸發(fā)器
4.5.2 邊沿D觸發(fā)器
4.5.3 T和T‘觸發(fā)器
4.6 不同類型觸發(fā)器間的相互轉換
習題
第5章 時序邏輯電路
5.1 時序邏輯電路概述
5.1.1 時序邏輯電路的一般模型
5.1.2 時序邏輯電路的一般分類
5.1.3 時序電路邏輯功能表示方法
5.2 同步時序邏輯電路的分析
5.2.1 同步時序邏輯電路分析步驟
5.2.2 同步時序邏輯電路分析舉例
5.3 同步時序邏輯電路的設計
5.3.1 同步時序邏輯電路設計步驟
5.3.2 同步時序邏輯電路設計舉例
5.4 異步時序邏輯電路
5.5 計數(shù)器
5.5.1 二進制計數(shù)器
5.5.2 十進制計數(shù)器
5.5.3 N進制計數(shù)器
5.5.4 計數(shù)器模塊的應用
5.6 寄存器
5.6.1 數(shù)碼寄存器
5.6.2 移位寄存器
5.6.3 寄存器的應用
習題
第6章 脈沖信號的產(chǎn)生與整形
6.1 多諧振蕩器
6.1.1 由門電路構成的多諧振蕩器
6.1.2 CMOS多諧振蕩器
6.1.3 石英晶體多諧振蕩器
6.1.4 集成多諧振蕩器及其應用
6.2 施密特觸發(fā)器
6.2.1 由門電路構成的施密特觸發(fā)器
6.2.2 集成施密特觸發(fā)器及其應用
6.3 單穩(wěn)態(tài)觸發(fā)器
6.3.1 由門電路構成的單穩(wěn)態(tài)觸發(fā)器
6.3.2 集成單穩(wěn)態(tài)觸發(fā)器及其應用
習題
第7章 模/數(shù)轉換和數(shù)/模轉換
7.1 模/數(shù)轉換電路
7.1.1 模/數(shù)轉換的基本原理
7.1.2 模/數(shù)轉換的常用技術
7.1.3 模/數(shù)轉換器的主要技術指標
7.1.4 典型集成模/數(shù)轉換電路簡介
7.2 數(shù)/模轉換電路
7.2.1 數(shù)/模轉換的基本原理
7.2.2 數(shù)/模轉換器的主要性能參數(shù)
7.2.3 典型集成數(shù)/模轉換電路簡介
習題
第8章 半導體存儲器
8.1 概述
8.2 只讀存儲器
8.2.1 掩膜只讀存儲器
8.2.2 可編程只讀存儲器
8.2.3 光可擦除、可編程只讀存儲器
8.2.4 電可擦除、可編程只讀存儲器
8.2.5 閃速只讀存儲器
8.2.6 ROM應用舉例
8.3 隨機存取存儲器
8.3.1 RAM的結構和工作原理
8.3.2 靜態(tài)RAM
8.3.3 動態(tài)RAM
8.3.4 RAM容量的擴展
習題
部分習題參考答案
主要參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.shuitoufair.cn 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號